International Standards and Conformity Assessment for all electrical, electronic and related technologies

SC 47D

Boîtiers des dispositifs semi-conducteurs

 

Détail

Comité
Groupes de Travail
Chef de Projet

Statut

Courant

Frcst Pub

Date

Date

Stabilité

SC 47DWG2Mr. Hirofumi NakajimaPPUB2012-122022

Historique

Stage
Document
Downloads
Date de Décision
Date Cible
PNW
47D/782/NP pdf file 471 kB
2010-08-27 
ANW
47D/801/RVN doc file 127 kB
pdf file 217 kB
2011-04-082011-01-15
1CD
47D/802/CD pdf file 652 kB
2011-05-272011-06-30
ACDV
47D/811/CC pdf file 24 kB
47D/811A/CC doc file 90 kB
pdf file 138 kB
2011-09-142011-10-15
CCDV
47D/812/CDV pdf file 1545 kB
pdf file 1682 kB
47D/812F/CDV pdf file 1682 kB
2011-11-242011-12-31
APUB
47D/820/RVC doc file 93 kB
pdf file 119 kB
2012-05-182012-07-31
DEC
2012-10-052012-11-30
BPUB
2012-10-172012-10-31
PPUB
2012-12-112013-02-28

Projet

IEC 60191-6-22 Ed. 1.0

Normalisation mécanique des dispositifs à semiconducteurs - Partie 6-22: Règles générales pour la préparation des dessins d'encombrement des dispositifs à semiconducteurs à montage en surface - Guide de conception pour les boîtiers matriciels à billes et à pas fins en silicium et boîtiers matriciels à zone de contact plate et à pas fins en silicium (S-FBGA et S-FLGA)

 

Remarque:

Project plan - CDV: 2013-03 FDIS: 2013-12